Nowe układy VersaClock 3S charakteryzują się małymi wymiarami i niewielkim poborem mocy. Są oferowane w obudowach QFN-20 i QFN-24. Mogą znaleźć zastosowanie w aplikacjach przemysłowych, motoryzacyjnych, urządzeniach mikroprocesorowych głównie ze względu na zgodność ze standardami przemysłowymi, takimi jak PCI Express Gen 1/2/3, USB 3.0 oraz 1 Gb Ethernet. Błąd jitteru dla wyjść różnicowych wynosi mniej niż 3 ps w zakresie częstotliwości 12 kHz...20 MHz, a zakres częstotliwości generowanych przebiegów wynosi 1...500 MHz dla wyjść różnicowych LP-HCSL, LVDS i LVPECL lub 1...160 MHz dla wyjścia LVCMOS.
Generatory VersaClock 3S 5P35023 i 5P35021 mają unikalną funkcjonalność pozwalającą na zapewnienie optymalnego balansu pomiędzy dokładnością częstotliwości generowanego przebiegu, poborem mocy a elastycznością zastosowania:
- Proactive Power Saving pozwalający na wykrycie status Power Down obwodu taktowanego i obniżenie poboru prądu w razie jego wyłączenia.
- Performance-Power Balancing mający na celu ograniczenia poboru mocy przy niewielkich wymaganiach odnośnie do precyzji częstotliwości taktowania.
- Dynamic Frequency Control dający możliwość dynamicznego przełączania częstotliwości wyjściowej pomiędzy czterema zaprogramowanymi wartościami.
- Overshoot Reduction Technology zapobiegający wahaniom częstotliwości przy przełączaniu.
VersaClock 3S 5P35023 ma 3 asymetryczne wyjścia LVCMOS i dwa różnicowe zgodne ze standardami LVPECL, LVDS i LP-HCSL. Układ 5P35021 ma jedno wyjście asymetryczne LVCMOS i dwa wyjścia różnicowe. Oba układy mają wbudowany energooszczędny oscylator o częstotliwości 32,768 kHz, pobierający prąd o natężeniu ok. 2 µA.